Реферат по предмету "Коммуникации и связь"


Исследование комбинационных устройств

Уральскийгосударственный технический университет
Исследованиекомбинационных устройств
Екатеринбург2005

КОМБИНАЦИОННЫЕУСТРОЙСТВА
Устройства, оперирующие сдвоичной (дискретной) информацией, подразделяются на два класса: комбинационныеи последовательностные.
Комбинационныеустройства (КУ) характеризуются отсутствием памяти.
Сигналына их выходах в любой момент времени однозначно определяются сочетаниемсигналов на входах и не зависят от предыдущих сигналов.
Схемнымипризнаками таких устройств является отсутствие цепей обратной связи с выхода навход. К КУ относятся сумматоры, дешифраторы, шифраторы, преобразователи кодов,мультиплексоры, демультиплексоры, схемы сравнения кодов и т.д.
Сумматоры.Сумматоры представляют собой функциональные цифровые устройства, выполняющиеоперацию сложения чисел. В цифровой технике суммирование осуществляется вдвоичном или, реже, в двоично-десятичном коде. По характеру действия сумматорыподразделяются на комбинационные и накопительные. В свою очередь, каждый изсумматоров, оперирующий с многоразрядными числами, в зависимости от способа ихсложения может быть отнесен к последовательному или параллельному типу.Сумматор имеет n входов разрядовслагаемого А, n входов разрядов слагаемого В и вход переноса cr (carry – перенос). Выходами сумматораявляются n выходов разрядов суммы S и выход переноса (переполнения) CR. Сумматор характеризуется четырьмязначениями задержки распространения:
TCrs –от подачи входного переноса до установления всех выходов суммы. При постоянномуровне на всех входах слагаемых (а и b);
TAs –от одновременной подачи всех слагаемых до установления всех выходов суммы припостоянном уровне на входе переноса (выходной CR не учитывается);
TcrCR – от подачивходного переноса до установления выходного CR при постоянном уровне на входах слагаемых;
Tacr – от подачи всех слагаемых доустановления выходного переноса CR припостоянном уровне на входах слагаемых.
Какпоследовательные, так и параллельные сумматоры строятся на основе одноразрядныхсуммирующих схем. Примером сумматора может быть микросхема серии К155ИМ2.Шифраторы
/> 
Шифратором называется комбинационное устройство, преобразующее унитарныйкод, подаваемый на входные шины, в соответствующий код на выходах.
Задача шифратора сформировать код. На ввод шифратора могут подаватьсяразличные сигналы: логический «0» через контакты кнопок клавиатуры управленияили сигналы с других устройств, но во всех случаях в шифраторе происходитпреобразование одного сигнала в n-разрядный код. На рисунке представленасхема шифратора на диодах. На следующей схеме (рисунок) если нажать нанесколько кнопок сразу, а затем отпустить, то на выходе шифратора будет кодпоследней отпущенной кнопки.
Если ни одна кнопка не нажата, то на выходах 1-2-4-G МС1 устанавливается сигнал с уровнем логической единицы. При нажатии на одну изкнопок на выходе 1-2-4 появляется сигнал инверсного кода, соответствующийномеру нажатой кнопки, а на G-“0”. При отпускании кнопки здесь (на G)будет 1 и поэтому сигнал ДД2 запишет на выход код этой кнопки.
Рассмотрим подробнее структуру МС шифратора.
Классический шифратор имеет m входов и n выходов, ипри подаче сигналов на один из входов (обязательно на один и не более) навыходе узла появляется двоичный код номера возбужденного выхода.
Число входов и выходов такого шифратора связано соотношением m=2n.
Для построения шифратора можно использовать схемы ИЛИ – по одной на каждыйвыход. При этом схема разбивается на n простых фрагментов. К входуэлементов ИЛИ каждого выходного разряда должны быть подключены те входышифратора, в двоичном представлении номера которых есть
/>
единица в данном разряде. Так, к ИЛИ младшего разряда формируемоговыходного кода должны быть подключены все нечетные входы, поскольку у всехнечетных номеров и только у них в младшем разряде содержится единица.Функциональная схема такого шифратора представлена на рисунке. Эту схему можнопреобразовать по формулам де Моргана. В новом варианте вместо схемы ИЛИ будутИ-НЕ.
Совместно с шифратором в состав кодирующих узлов может входить схема выделениястарше единицы. Эта схема преобразует m-разрядное слово следующимобразом: все старшие нули и самая старшая единица входного кода пропускается навход без изменения; все разряды более младшие, чем старшая единица, заменяютсянулями. На схеме на входы а0, а1, а2и поступаетпреобразуемое слово (а0 — младший разряд, а2 — старший разряд),на вход EI (от enable in) – входной сигнал разрешения.При EI=1 схема работает следующим образом: любое число старших нулей порождаетна выходах своих разрядов единицы и никак не влияет на работу элементов И-НЕболее младших разрядов. Любая самая старшая единица порождает насоответственном выходе нуль (активный низкий уровень выхода) и запирает все болеемладшие элементы И-НЕ, устанавливая на их выходах не активный высокий уровень.При этом низкий уровень появляется и на выходе EO (от enableout) – выходе разрешения.
/>
Если разрядность обрабатываемого слова (число входных сигналов) превышаетразрядность схемы, то слово разбивается на группы и выход EO более старшейгруппы подается на вход EI более младшей. При таком включении единица,поступившая на любой вход любой группы, запрет не только все более младшиеразряды своей группы, но по цепи EO-EI и все более младшие группы. На выходахвсей схемы останется только самая старшая единица входного слова, представленнаяактивным низким уровнем.
/>
Если к выходу схемы выделение старше единицы подключить шифратор, то всумме получится функциональный узел приоритетного шифратора (priority encoder), формирующий в двоичном коде номе самой старшейединицы из всех, присутствующих во входном слове.
С выходами рассмотренной схемы хорошо стыкуются входы шифратора,двойственного по отношению к рассмотренному ранее (то есть на элемент И-НЕ):инверсным выходом одной схемы (битовое деление старше единицы) будут соответствоватьинверсные входы другой, и весь приоритетный шифратор будет построен натехнологичных элементах без лишних инверторов.
Если во входном слове присутствует только одна единица, то приоритетныйшифратор будет выполнять функцию обычного шифратора. Поэтому МС обычныхшифраторов не встречаются почти ни в одной серии, а приоритетные шифраторы — всоставе многих серий.
Упрошенная структура МС155ИВ1 представлено на рисунке.ВХОД ВЫХОД E1
a0
a1
a2
a3
a4
a5
a6
a7 GS
A0
A1
A2 EO B X X X X X X X X B B B B B H B B B B B B B B B B B B H H X X X X X X X H H H H H B H X X X X X X H B H B H H B H X X X X X H B B H H B H B H X X X X H B B B H B B H B H X X X H B B B B H H H B B H X X H B B B B B H B H B B H X H B B B B B B H H B B B H H B B B B B B B H B B B B
Из таблицы следует, что вход EI позволяет сделать все входы неактивными(а0-а7) при EI=1, т.е. напряжение высокого уровня на этомвходе – это напряжение запрета при этом и на всех выходах высокий (неактивный)уровень.
На выходе GS низкий уровень, если хотя бы на одном выходе(сигнальном: а0,а1, а2) низкий,иначе хотя бы один из входов активный (кроме а0, при этом сигналы А0,А1, А2 и EO – высокие).
На EO низкий уровень, если на всех входах высокие уровни. Приоритетныйшифратор обозначают так:
Эта схема до 16 входов. Для десятичной клавиатуры или декадныхпереключателей система шифратора может быть реализована следующим образом.
Дешифраторы. Дешифратор(декодер) – это комбинационное устройство с несколькими входами и выходами, укоторого определенным комбинациям входных сигналов соответствует активноесостояние одного из выходов. Дешифраторы преобразуют двоичный идвоично-десятичный коды в унитарный код, т.е. код двоичного и n-разрядногочисла, представленного 2 разрядами, только один из разрядов которого равен 1.
Используютсятри структуры дешифраторов: матричная, каскадная и пирамидальная.
Еслидекодер имеет n входов m выходов и использует все возможные наборы входныхпеременных, то m=2n.
Такойдекодер называют полным. Если используются лишь часть наборов, то такой декодерназывают неполным. DC используют,когда нужно обращаться к различным цифровым устройствам, и при этом номерустройства(его адрес) представлен двоичным кодом.
Формальноописать работу DC можно, задавсписок функций, отрабатываемых каждым из его выходов Yi? так для DC 3-8:
/>Yo= />; Y1 = />; Y2 = />; Y3 =/>;… Y7 =a4a2a1,
/>а)                                       б)
Рис. 1. Матричныйдешифратор 3-8: а)структура, б) условное обозначение

Матричные дешифраторысостоят из 2 логических схем совпадения (И), каждая из которых имеет n входов. На входы подаются всевозможные комбинации прямых и инверсных разрядов дешифрируемого числа X. Пример матричного дешифратора 3x8приведен на рис. 1.
Недостатком матричныхдешифраторов является большое число входов логических элементов с ростомразрядности. Этот недостаток менее существен при использовании диодной логики.Пример такого дешифратора приведен рис. 2. Для того, чтобы такой дешифраторобладал свойством наращиваемое для увеличения разрядности входного числа, ондолжен строиться из одинаковых схем. На рис. 2 они обведены пунктирной линией.Так, дешифратор 2. может быть построен на основе двух таких схем, дешифратор3x8- на основе трех схем и т.д.
/>Рис. 2. Матричный дешифратор на диодной логике
Пирамидальныедешифраторы отличаются тем, что каждая конституента единицы формируется какконъюнкции одной из конституент предыдущего каскада и одного из разрядоввходного числа, еще не использовавшегося для формирования конституент. Принциппостроения пирамидального дешифратора иллюстрируется на рис. 3. Из схемы видно,что в этом случае можно использовать элементы на два входа.
/>Рис. 3. Структура пирамидальногодешифратора
Дешифраторывходят в состав нескольких серий ТТЛ. В качестве примера приведено условноеобозначение микросхем дешифратора 4x16 типа К155ИДЗ (рис. 4). Если на обоихвходах разрешение VO=V1=0, микросхема работает какдешифратор. Потенциал VO=1, Vl=l устанавливает уровень «1» всех выходах независимоот состояния входов. Данные микросхемы позволяют наращивать разрядность дешифратора.
/>
Рис. 4. Условноеобозначение дешифратора типа К155ИДЗ
/>
Рис.5.Шифратор микросхемы 5x3 на диодах
Преобразователикодов (ПК). Предназначены для преобразования одного параллельного кода вдругой. Они используются для шифрации и дешифрации цифровой информации и могутиметь n входов и К выходов. По назначению ПКможно разделить на два типа: с невесомым и с весовым преобразованиями кодов. Впреобразователях первого типа отсутствует численная зависимость входного ивыходного кодов, а имеет место сим­вольная взаимосвязь. Например,преобразование двоично-десятичного кода в код семисегментного индикаторадесятичных цифр.
Таблица2Трехэлементный код Пятиэлементный код Х3 Х2 Х1 У1 У2 У3 У4 У5 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
Преобразователивторого типа используются, как правило, для преобразования числовой информации,когда между числами входного и выходного кодов имеет место заданнаяматематическая взаимосвязь.
Преобразованиеn-элементного кода в к-элементныйможно осуществить с предварительной дешифрацией первого кода и без нее.
В первомслучае сначала дешифрируется n-элементныйкод и на каждой из 2 выходных шин получается сигнал, соответствующий одной извходных кодовых комбинаций. Затем каждый из выходных сигналов кодируется в к-элементном коде при помощи шифратора.
Рассмотримв качестве примера преобразование трехэлементного кода в пятиэлементныйсогласно табл. 2. Схема, реализующая такой ПК, показана на рис. 6. В качестведешифратора используется полный дешифратор 3x8, а в качестве шифратора –диодный матричный шифратор.
/>
Рис.6.Схема,реализующая преобразование 3-элементного кода в 5-элементный
Мультиплексоры.Мультиплексором (MS) называетсякомбинационное устройство, предназначенное для коммутации в желаемом порядкесигналов с нескольких входных шин на одну выходную. С помощью мультиплексораосуществляется временное разделение информации, поступающей по разным каналам.
Мультиплексорыв микросхемном исполнении обладают двумя группами входов и одним или двумявзаимодополняющими выходами. Входы: информационные; управления; адресные;разрешающие. Если адресных входов n, то информационных входов — 2/>. Набор сигналов на адресных входах определяет конкретныйинформационный вход, кото­рый будет соединен с выходом.
Наличиеразрешающего входа расширяет возможности мультиплексора, позволяясинхронизировать его работу с работой других узлов. Этот вход используетсятакже для наращивания разрядности.
Входы MS делятся на информационные, адресныеи разрешающие (апробирующие). На первые подается информация, подлежащаяпередаче на выход. Адресные входы определяют нужный информационный вход. Наразрешающий вход подается сигнал, разрешающий передачу информации со входа навыход. Наличие разрешающего его входа позволяет синхронизировать работу сработой других устройств, а также наращивать его разрядность.
Числоадресных входов n позволяеткоммутировать 2/>входныхканалов. Работа MS описываетсяследующим логическим уравнением:
/>
где    Di, — входные информационные сигналы;
mi, — минтермы, образованные переменными адресных шин;
Y — стробирующийсигнал.
Изуравнения следует, что структура MSсостоит из 2/>схемсовпадения, каждая из которых имеет n адресных,один информационный и один стробирующий вход, и одной схемы ИЛИ с п входами. Еевыход является выходом MS.Пример схемы MS с четырьмя информационными входами(4x1) приведен на рис. 7, а. Условное обозначение MS типа К155КП7 – на рис. 7, 6. Мультиплексоры в интегральномисполнении имеют возможность наращивания числа коммутируемых каналов.
Демультиплексоры.Демультиплексоры (DS) вфункциональном отношении противоположны мультиплексорам. В них сигналы с одногоинформационного входа распределяются в необходимой последовательности понескольким выходам, соответствующим кодам на адресных входах. При n-разрядном адресе DS может иметь 2/>выходов.

/>/>
Принцип работы DS поясняет рис. 8. Здесь D – информационный, А – адресныйвходы. В зависимости от сигнала А (0 или 1) по адресному входу открыт верхнийили нижний элемент И и через него сигнал D подключается к выходу Yo либо к выходу Y1.
Рис.7.Принцип работысхемы мультиплексора 4х I а) имикросхема К155 КП7 б)
/>
/>
Рис. 8.Принцип работы демультиплексора а), пример DS 1x4 б)
Как имультиплексоры, PS дополняютсяуправляющим входом Y. Примердемультиплексора 1x4 представлен на рис. 8, б.
/>Рис. 9. Демультиплексор К155ИД4
На рис.9 показано условное обозначение микросхемы К155ИД4, которая может выполнятьроль как демультиплексора, так и дешифратора. Если входы А, В, С использоватькак адресные, а информации передавать на вход V, схема работает как демультиплексор 1x8. При Y = О она работает как дешифратор состояниятрех входов А, В и С на восемь выходов (от До до Е3).
2.КОНТРОЛЬНОЕ ЗАДАНИЕ
Разработатьпреобразователь кода по схеме дешифратор-шифратор с шифратором, выполненным поматричной диодной схеме, для преобразова­ния входной функции, заданной табл.3,в соответствующие им выходные при условии, что входные функции заданы — двоичным четырехразрядным кодом, выходные – двоичным пятиразрядным кодом. Диапазонизменения параметра X составляет(0...1)/>/2 с дискретностью 0,1. Параллельный код преобразовать впоследовательный, направив его в линию связи с волновым сопротивлением 50 Ом.
МЕТОДИКА ВЫПОЛНЕНИЯ ЗАДАНИЯ
1. Всоответствии с двумя последними цифрами зачетной книжки выбирается номерварианта и выполняется входная и выходная функции разрабатываемого устройства
Таблица3№ Вход Выход № Вход Выход 1
sin />х х 15
1- sin /> х 0.9 х 2
cos />х х 16
1-cos2/> х х 3
1 — sin />х 0,8 x 17
х sin /> х sin х 4
1 — cos />х 0,8 x 18
х cos />х cos х 5
sin />х
x2 19
х(1- sin />х) х 6
cos />х
x2 20
X (1 — cos />х) х 7 1- sin лх
x2 21
х (1- sin />х)2 sin x 8
1- cos />х
x2 22
х (1 — cos />х)2 cos x 9
(1- sin />х)2 0,5 x 23
х (1 — cos />х)1/2 х 10
(1- cos />х)2 х 24
Х(1 — sin />х) 1/2 х 11
(l-sin/>x)1/2 х 25
х(1 — sin />х)1/2 sin x 12
(1- cos />х )1/2 х 26
х (1- cos />х)1/2 cos x 13
sin2/>х х 27
1- х sin />х 1- х cos х 14
cos2/>х 0,4 x 28
sin />х
cos />х
2.Определяются дискретные значения входной функции при рав­номерной дискретизацияс шагом 0,1/>при изменении X от 0 до 1. Полу­ченные данныепереводят в двоичный четырех разрядный код. Для этого каждое из полученныхдискретных значений функции умножают на число (24 — 1), результатокругляют до ближайшего целого десятичного числа, ко­торое и записывают вдвоичном четырехразрядном коде. Результаты сво­дятся в таблицу. В качествепримера рассмотрен вариант 28. Здесь в строке I -указаны значения X, в строке 2 — />х, встроке 3 — sin />х в десятичном ко­де, в строке 4 — (2 -1) sin тех —. значения преобразуемойфункции sin тех в десятичном коде с учетомразрядности входного десятичного кода, в строке 5 (2 -1) sin тех. округленное до ближайшегоцелого входной функции в де­сятичном коде, в строке 6 – двоичныйчетырехразрядный код преобразуемой функции.
3.  Определяютдискретные значения выходной функции при тех же значениях и по той же методикес учетом того, что выходная Функция записывается в двоичном пятиразрядном кодеРезультаты свидятся а таблицу. Для перевода функции cosnx в двоичный пятиразрядный код используется коэффициент(2s -1).
4.  Строитсясхема преобразователя кодов. Для этого используется де­шифратор 4x16, выходныешины 0… 15, которого с помощью диодов соеди­нены с пятью выходными шинамишифратора в соответствии с полученны­ми в результате выполнения пунктов 2 и 3,кодами выходной и входной функций. При этом двоичный четырехразрядный кодвходной функции на каждом из наборов определяет номер выходной шины шифратора,а соот­ветствующий ему двоичный пятиразрядный код – узлы соединения этой вы­ходнойшины с соответствующей разрядной выходной шиной шифратора. Соединения выходнойшины дешифратора и выходных шин шифратору осуществляются с помощью диодовтолько в тех разрядах, где код выходно­го пятиразрядного двоичного числа равенединице. Схема ПК для рассмат­риваемого примера строится аналогичнорассмотренному преобразователю (рис 6).
Вслучае, если одному и тому же входному коду соответствуют различные выходныекоды, следует взять одно из значений выходною кода.
Преобразованиепараллельного кода в последовательный возможно с помощью регистра либомультиплексора. В первом случае код записывается в регистр по команде параллельнойзаписи. Затем на управляющий вход RG подаются такты сдвига, под действием которых код сдвигается и в последо­вательномвиде появляется на выходе старшего разряда Регистр следует вы­брать такой,чтобы в него можно было записать 5 разрядов, например, К531ИР24 или два ИР1.Команда записи и импульсы сдвига формируются специальным генератором (генераторможно не разрабатывать).
Вовтором случае параллельный код подается на информационные входы мультиплексора(входы D (рис. 7)). На адресные входы (А, В,С) подаст двоичный код, формируемый, например, с помощью двоичного счетчика,запускаемого генератором тактов. Преобразование возможно как со сторонымладшего разряда, так и со стороны старшего.
/>№ Характер Дискретные значения преобразуемых функций 1 x 0,1 0,2 0,3 0,4 0,5 0,6 0,7 0,8 0,9 0,1 2
[/>x] 9 18 27 36 45 54 63 72 81 90 3
sin/>x 0,16 0,31 0,45 0,59 0,71 0,81 0,89 0,95 0,99 1,0 4
(24-1)sin/>x 2,5 4,65 6,75 8,85 10,7 13,2 13,4 14,3 14,8 15,0 5
[(24-1)sin/>x] 3 6,75 7 7 9 11 12 13 14 15 6
двоичный код
[(24-1)sin/>x] 0000 0011 0110 0111 1001 1011 1100 1101 1110 1111 1111 № Характер Дискретные значения преобразуемых функций 1 x 0,1 0,2 0,3 0,4 0,5 0,6 0,7 0,8 0,9 0,1 2
[/>x] 9 18 27 36 45 54 63 72 81 90 3
sin/>x 1,0 0,98 0,95 0,88 0,80 0,71 0,57 0,44 0,29 0,14 4
(24-1)sin/>x 31 30,4 29,7 27,4 24,8 22 17,7 13,7 9,0 4,3 5
[(24-1)sin/>x] 31 30 30 27 25 22 18 14 9 4 6
двоичный код [(24-1)sin/>x] 11111 11110 11110 11011 11001 10110 10010 01110 01001 00100 00000
В обоихслучаях для согласования преобразователя с линией связи ставится формировательимпульсов, имеющий выходное сопротивление 50 Ом. Этот формировательподключается к выходу F или F мультиплексора (рис. 7) или к старшему выходу регистра.Формирователь может быть сде­лан как на отдельных дискретных элементах – ключахна транзисторах, так и на основе специальных логических схем – линейныхформирователях типа К155ЛЕ2.
Примечание.В указаниях приведены микросхемы 155 серии. Задание можно выполнять на любой сериимикросхем.
Генераторытактовых и управляющих импульсов можно не разраба­тывать и не приводить напринципиальной схеме. Но необходимо указать на временной диаграммепоследовательность действия этих импульсов.
Студенты,знакомые с микропроцессором, могут выполнить данное задание на каком-либомикропроцессорном комплекте. В этом случае в от­чете следует представитьпрограмму преобразования непрерывной функции в код, увеличив число точекотсчета, программу управления выходным пор­том. На принципиальной схемепредставить микропроцессор с указанием всех задействованных выходов;преобразователь параллельного кода в по­следовательный, линейный формирователь.Принципиальная схема должна сопровождаться кратким описанием ее работы.
3. ЗАДАНИЕ НА ИССЛЕДОВАНИЕ
Исследоватьработу предложенных шифраторов, дешифраторов, мультиплексоров,демультиплексоров и преобразователей кодов.
ОФОРМЛЕНИЕОТЧЕТОВ
В отчете необходимопредставить схемы исследованных элементов и временные диаграммы, а также номерварианта, таблицы преобразования, таблицу функционирования кодопреобразователя,принципиальную схему преобразователя с описанием его работы. Принципиальнаясхема должна быть оформлена с соблюдением требований ЕСКД. В конце отчетауказывается список литературы.
библиографический список
1.    Аналоговые ицифровые интегральные микросхемы / Под ред. С.В.Якубовского. М: Радио и связь,1997. 432 с.
2.    Гусев В.Г., ГусевЮ.М Электроника. М.: Высш. шк., 1996. 490 с. ил.
3.    Калиш Г.Г. Основывычислительной техники М.: Высш. шк., 2000.-271 с: ил.
4.    Шило В.И.Популярные цифровые микросхемы. М: Радио и связь, 1998. 320 с: ил.
5.    Каган Б.М.,Сташин В.В. Основы проектирования микропроцессорных устройств автоматики. М.:Энергоатомиздат, 1997.
6.    Каган Б.М.Электронные вычислительные машины и системы 3 изд. М.: Энергоатомиздат, 1991.
7.    Мокрецов В.Д.Комбинационные схемы в МП систе­мах: Учебное пособие. Свердловск: УПИ, 1999. 97с: ил.
8.    Применение ИМС вэлектронной вычислительной технике: Справочник Под ред. Б.Н.Файзулаева. Ра­диои связь, 1997, 476с: ил.
9.    Цифровые ианалоговые интегральные микросхемы: справочник под ред. СВ. Якубовского М.:Радио и связь, 1994

ПРИЛОЖЕНИЕ
Цоколевканекоторых микросхем
К155ИДЗ
Дешифратор– демультиплексор 4 линии на 16.
/>
Назначениевыводов: 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 13, 14, 15, 16, 17 – выходы Yl, Y2, Y3, Y4, Y5, Y6, Y7, Y8, Y9, Y10, Yll, Y12, Y13, Y14, Y15, Y16; 12 – общий; 18, 19 – стробирующиевходы XI, Х2; 20,21,22,23 – информационныевходы Х6, Х5, Х4, ХЗ; 24 – напряжение питания.
К155ИД4
Сдвоенныйдешифратор – демультиплексор 2-4.
/>
Назначениевыводов: 1 – вход информационный, 2 – стробирующий вход, 3, 13 – адресный вход,4, 5, 6, 7, 9, 10, 11, 12 – выходы, 8 – общий, 14 – стробирующий (инверсный)вход, 15 – вход информационный (инверсный), 14 –напряжение питанияК155КП7

/>
Селектор— мультиплексор данных на 8 каналов со стробированием.
Назначениевыводов: 1, 2, 3, 4, 7, 9, 10, 11, 12, 13, 14, 15 – входы; 5, 6 – выходы; 8 –общий; 16 – напряжение питания.
К155ИР13
Четырехразрядныйуниверсальный сдвиговый регистр.
/>
1 – вход режимный S0; 2 – вход последовательного ввода информации присдвиге вправо DR; 3 – вход информационный D0; 4 – выход Q0; 5 – вход D1; 6 –выход Q1; 7 – вход D2; 8 – выход Q2; 9 – вход D3; 10 – выход Q3; 11 – входсинхронизации С; 12 – общий; 13 – вход инверсный «сброс» R; 14 –выход Q4; 15 – вход D4; 16 – выход Q5; 17 – вход D5; 18 – выход Q6; 19 – входD6; 20 – выход Q7; 21 – вход D7; 22 – вход последовательного ввода информациипри сдвиге влево DL; 23 – вход режимный S1; 24 – напряжение питания;
К155ИВ1
Приоритетный шифратор 8каналов в 3.

/>
1 – вход X4; 2 – вход X5;3 – вход X6; 4 – вход X7; 5 – вход E; 6 – выход A2; 7 – выход A1; 8 – общий; 9– выход A0; 10 – вход X0; 11 – вход X1; 12 – вход X2; 13 – вход X3; 14 – выходGS; 15 – выход E; 16 – напряжение питания;
К155ИД1
Двоично-десятичныйдешифратор с высоковольтным выходом.
/>
1 – выход V8; 2 – выходV9; 3 – вход X1; 4 – вход X4; 5 – напряжение питания (+Uп ); 6 –вход X2; 7 – вход X3; 8 – выход V2; 9 – выход V3; 10 – выход V7; 11 – выход V5;12 – общий; 13 – выход V4; 14 – выход V5; 15 – выход V1; 16 – выход V0;
К155КП2
Сдвоенный цифровойселектор-мультиплексор 4-1.
/>

1 – вход разрешения V1; 2– вход выборки разряда S2; 3 – вход информационный A3; 4 – вход информационныйA2; 5 – вход информационный A1; 6 – вход информационный A0; 7 – выход A; 8 –общий; 9 – выход D; 10 – вход информационный D0; 11 – вход информационный D1;12 – вход информационный D2; 13 – вход информационный D3; 14 – вход выборкиразряда S1; 15 – вход разрешения V2; 16 – напряжение питания;
К155КП5
/>
Селектор-мультиплексорданных на 8 каналов.
1 – вход X5; 2 – вход X4;3 – вход X3; 4 – вход X2; 5 – вход X1; 6 – выход Y; 7 – общий; 8 – вход X11; 9– вход X10; 10 – вход X9; 11 – вход X8; 12 – вход X7; 13 – вход X6; 14 –напряжение питания;
К155ИР1
Четырехразрядныйуниверсальный сдвиговый регистр.
/>
1 – информационный вход V1; 2 – в ход первого разряда D1; 3 – входвторого разряда D2; 4 – вход третьего разряда D3; 5 – вход четвертого разрядаD4; 6 – вход выбора режима V2; 7 – общий; 8 – вход синхронизации C2; 9 – входсинхронизации C1; 10 – выход четвертого разряда; 11 – выход третьего разряда;12 – выход второго разряда; 13 – выход первого разряда; 14 – напряжениепитания;
К155ИР15
/>
Регистр четырехразрядныйс тремя состояниями выхода.
1 – управление выходами V1; 2 – управление выходами V2; 3 – выход первогоразряда Q1; 4 – выход второго разряда Q2; 5 – выход третьего разряда Q3; 6 –выход четвертого разряда Q4; 7 – вход синхронизации C; 8 – общий; 9 –разрешение данных V3; 10 – разрешение данных V4; 11 – вход четвертого разрядаD4; 12 – вход третьего разряда D3; 13 – вход второго разряда D2; 14 – входпервого разряда D1; 15 – вход установки нуля; 16 – напряжение питания;
К155КП7
Селектор-мультиплексор навосемь каналов со стробированием
/>
1-4 – входыинформационные D3-D1; 5 – выход Y1; 6 – выход Y2; 7 – вход разрешения; 8 –общий; 9 – вход C; 10 – вход B; 11 – вход A; 12-15 – входы информационныеD7-D4; 16 – напряжение питания;
К155ИР17
/>
Четырехразрядныйуниверсальный сдвиговый регистр.
1 – инверсный вход Е (разрешение); 2 – выход J0; 3 – инверсный выход С(завершение преобразования); 4 – выход Q0; 5 – выход Q1; 6 – выход Q2; 7 –выход Q3; 8 – выход Q4; 9 – выход Q5; 10,15,22 – свободные; 11 – вход данных D;12 – общий; 13 – вход С (тактовый); 14 – инверсный вход S (пуск); 16 – выходQ6; 17 – выход Q7; 18 – выход Q8; 19 – выход Q9; 20 – выход Q10; 21 – выходQ11; 23 – инверсный выход Q11; 24 – напряжение питания;


Не сдавайте скачаную работу преподавателю!
Данный реферат Вы можете использовать для подготовки курсовых проектов.

Поделись с друзьями, за репост + 100 мильонов к студенческой карме :

Пишем реферат самостоятельно:
! Как писать рефераты
Практические рекомендации по написанию студенческих рефератов.
! План реферата Краткий список разделов, отражающий структура и порядок работы над будующим рефератом.
! Введение реферата Вводная часть работы, в которой отражается цель и обозначается список задач.
! Заключение реферата В заключении подводятся итоги, описывается была ли достигнута поставленная цель, каковы результаты.
! Оформление рефератов Методические рекомендации по грамотному оформлению работы по ГОСТ.

Читайте также:
Виды рефератов Какими бывают рефераты по своему назначению и структуре.

Сейчас смотрят :

Реферат Современная НТР, содержание, основные направления и перспективы у России
Реферат А форма титульного листа списка аффилированных лиц акционерного общества список аффилированных лиц открытое акционерное общество «Труновскрайгаз»
Реферат Транснациональная корпорация «McDonald's»
Реферат ЮРИДИЧЕСКАЯ ХАРАКТЕРИСТИКА ПОСРЕДНИЧЕСКИХ ДОГОВОРОВ
Реферат Иррационализм философии Фридриха Ницше
Реферат Will Rogers Essay Research Paper William Penn
Реферат Животные как особый объект гражданских прав
Реферат Аудит основных средств 2 Задачи и
Реферат Методы проведения экспертного опроса
Реферат Проблемы и достижения туризма в Украине
Реферат Противостояние двух мировых систем после 1945г. СССР и США
Реферат Источники и система права
Реферат История книгопечатания, слонимская типография
Реферат Российский рынок межбанковского кредитования как элемент трансмиссионного механизма денежно-кред
Реферат Шпаргалки по мировой экономике